상세 정보 |
|||
회로의 수: | 1 | 비율 - 입력 :출력: | 3:04 |
---|---|---|---|
차이 - 입력 :출력: | 예 / 예 | 주파수 - 맥스: | 750MHz |
전압 - 공급: | 1.8V | 작동 온도: | -40' C ~ 85' C |
증가하는 타입: | 표면 부착 | 패키지 / 건: | 256-LBGA, CSBGA |
하이 라이트: | DS31407GN2 표면 실장 IC,표면 실장 IC SONET,CSBGA 표면 실장 IC |
제품 설명
이더넷, SONET/SDH, Stratum, 통신 클록/주파수 합성기, 멀티플렉서 IC 750MHz 1 출력 256-CSBGA(17x17)
사양DS31407GN2
유형 | 설명 |
범주 | 집적 회로(IC) |
클록/타이밍 | |
애플리케이션별 클록/타이밍 | |
제조업체 | 마이크로칩 기술 |
시리즈 | - |
패키지 | 쟁반 |
제품 상태 | 활동적인 |
프로그래밍 가능한 Digi-Key | 확인되지 않음 |
PLL | 예 |
주목적 | 이더넷, SONET/SDH, Stratum, 텔레콤 |
입력 | CMOS, TTL |
산출 | CML, CMOS, LVDS, LVPECL, TTL |
회로 수 | 1 |
비율 - 입력:출력 | 3:04 |
미분 - 입력:출력 | 예/예 |
빈도 - 최대 | 750MHz |
전압 - 공급 | 1.8V |
작동 온도 | -40°C ~ 85°C |
장착 유형 | 표면 실장 |
패키지/케이스 | 256-LBGA, CSBGA |
공급자 장치 패키지 | 256-CSBGA(17x17) |
기본 제품 번호 | DS31407 |
특징DS31407GN2
•3개의 입력 클록
• 차동 또는 CMOS/TTL 형식
• 2kHz ~ 750MHz의 모든 주파수
• 64B/66B 및 FEC 스케일링(예: 64/66, 237/255, 238/255) 또는 기타 다운스케일링 요구 사항에 대한 부분 스케일링
• 지속적인 입력 클럭 품질 모니터링
• 자동 또는 수동 시계 선택
• 3개의 2/4/8kHz 프레임 동기화 입력
• 고성능 DPLL
• 입력 손실 시 무중단 참조 스위칭
• 자동 또는 수동 단계 구축
• 모든 입력 손실 시 홀드오버
• 프로그래밍 가능한 대역폭, 0.5mHz ~ 400Hz
• 2개의 디지털 주파수 합성기
• 최대 77.76MHz까지 모든 2kHz 배수 생성
• DFS별 클록 위상 조정
• 고성능 출력 APLL
• 750MHz의 출력 주파수
• FEC 및 64B/66B(예: 255/237, 255/238, 66/64)에 대한 고해상도 분수 스케일링 또는 기타 스케일링 요구 사항
• 1ps 미만의 RMS 출력 지터
• 2개 그룹의 4개 출력 클록
• < 1Hz ~ 750MHz의 거의 모든 주파수
• 각 그룹은 DFS 클록, APLL 클록 또는 모든 입력 클록(분할 및 스케일링됨)에 종속됩니다.
• 각각 차동 출력(CML 1개, LVDS/LVPECL 1개)과 CMOS/TTL 출력이 분리됨
• 출력당 32비트 주파수 분배기
• 2개의 동기화 펄스 출력: 8kHz 및 2kHz
• 일반 기능
• Stratum 2/3E/3/4E/4, SMC, SEC/EEC 또는 SSU에 적합한 라인 카드 IC 또는 타이밍 카드 IC
• 1Hz, 2kHz, 8kHz, NxDS1,
NxE1, DS2/J2, DS3, E3, 2.5M, 25M, 125M,156.25M 및 Nx19.44M 최대 622.08M
• Local Oscillator 주파수 오류에 대한 내부 보상
• SPI™ 프로세서 인터페이스
• 3.3VI/O(5V 허용)로 1.8V 작동
의 응용DS31407GN2
환경 및 수출 분류DS31407GN2
기인하다 | 설명 |
RoHS 상태 | ROHS3 준수 |
수분 민감도 수준(MSL) | 3 (168시간) |
REACH 상태 | REACH 영향 없음 |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
